This years HLRN-IV user workshop is organized by HLRN & Atos to help you to run your code successfully on the HLRN-IV system and to learn how to analyze and fix performance issues.
We will host the event from ZIB as online video workshop from 03.11.2020 until 06.11.2020 in morning sessions (09:00-12:00) and at two afternoons.
The workshop is an excellent opportunity to get hands-on advice from Intel & Atos engineers and the HLRN consultants.
The workshop is intended for users and code developers either using already the HLRN resources or preparing large projects.
We strongly recommend that you participate if you are developing and optimizing code on the HLRN platform.
For participating in the tutorials you need a valid HLRN account.
Please register as soon as possible with your name and work Email address at:
https://www.eventbrite.com/e/hlrn-user-workshop-2020-zib-tickets-126408064925 Password: HLRN2020
You will receive further information (online video access details etc) by Email.
The preliminary agenda covers:
- Tuesday, 03.11.20 09:00-12:00
- Opening/introduction (ZIB)
- Hardware/Architecture of the HLRN-IV (Intel/Atos)
- Slurm tutorial (ZIB)
- Wednesday, 04.11.20 09:00-12:00
- MPI Introduction (Intel/Atos)
MPI-Tuning für HLRN4 (Intel MPI, OpenMPI)
MPI Process Placement Strategien für reine MPI und hybrideCodes
Empfehlungen / Nutzung von Intel MPI, OpenMPI
srun vs. mpiexec/mpirun
MPI RMA über OPA - spezielle Hinweise zur Nutzung
MPI Correctness Checking (ITAC)
ITAC
- Wednesday, 04.11.20 14:00-16:00
- Code Optimization for CLX-AP CPUs part I (Intel/Atos)
Compilieren für CLX-AP und SLX: was wird explizit für die CPU-Arch empfohlen und Kompromiss für beide Architekturen
wichtige Compiler-Optionen des Intel-Compiler bzw. GCC für CLX-AP
weitere interessante Compiler-Optionen zur Performance Optimierung
Optimierung für SIMD - AVX512
- Thursday, 05.11.20 09:00-12:00
- Performance Analysis part I (Intel/Atos)
Nutzung des Intel APS
Frequency Scaling/Turbo Modes für zuverlässige Scaling Tests
Nutzung von Intel Vtune
- Code Optimierung für CLX-AP Teil II
NUMA-Awareness auf CSX-AP, Minimierung der Inter-Die Kommunikation, kann VTune helfen?
CPU-Binding mit SLURM für Einzelknoten- und MPI-Jobs mitIntel MPI/OpenMPI und hybrid
insb. Binding für kommunikationslastiger MPI-Ranks an den CPU-Die/Sockel mit OPA HFI Anschluß
- Code Optimization for CLX-AP CPUs part II (Intel/Atos)
- Thursday, 05.11.20 14:00-16:00
- Performance Analysis part II (Intel/Atos)
IntelAdvisor
Intel Inspector Memory and Threading Correctness
Nutzung von Allinea DDT: Paralleles Debugging, Live-Demonstration, Setup
- Friday, 06.11.20 09:00-12:00
Lustre für Anwender: Was sind optimale Settings für große und kleine Dateien, viele Dateien (Vorteile von DNE?)
manuelle Einstellung Stripingfaktor, MDT-Zuweisung
- general Q&A
For further questions please contact Dr. Tobias Kramer (ZIB) at kramer@zib.de.